PROJETO E IMPLEMENTAÇÃO DE UMA UNIDADE LÓGICA E ARITMÉTICA DE 32 BITS EM VERILOG

Autores

  • MAURO HEMERLY GAZZANI,
  • KÁTIA LOPES SILVA
  • RAPHAEL BERNARDES BORBA
  • JOÃO VICTOR LEMOS

Palavras-chave:

ULA 32 bits.Circuitos lógicos.HDL

Resumo

A ULA (Unidade Lógica Aritmética) é um bloco de construção fundamental da unidade central de processamento de um computador. Este trabalho envolve a implementação do projeto de uma ULA de 32 bits usando a linguagem Verilog. A ULA é projetada para realizar 11 operações que incluem lógicas e operações aritméticas, além das operações deslocamento e rotação de bits. Os resultados da simulação foram satisfatórios, conforme o esperado e comprovam que a modelagem e hipóteses adotadas estão coerentes com o comportamento das operações implementadas.

Referências

BORBA, R. B.; LEMOS, J. V. Projeto e implementação de uma unidade lógica e aritmética de 32 bits em Verilog. 2021. Monografia (Bacharelado em Engenharia Elétrica), Universidade do Estado de Minas Gerais – UEMG, Campus Ituiutaba, 2021.

CAVANAGH, Joseph. Computer Arithmetic and Verilog HDL Fundamentals. Boca Raton: CRC Press Taylor & Francis Group, 2010.

EDA Playground. Disponível em: https://edaplayground.com. Acesso em: 28 ago. 2021.

Publicado

2021-12-13

Como Citar

HEMERLY GAZZANI, M. ., LOPES SILVA, K. ., BERNARDES BORBA, R. ., & LEMOS, J. V. (2021). PROJETO E IMPLEMENTAÇÃO DE UMA UNIDADE LÓGICA E ARITMÉTICA DE 32 BITS EM VERILOG. Intercursos Revista Científica, 20(2). Recuperado de https://revista.uemg.br/index.php/intercursosrevistacientifica/article/view/6318